Архитектура Аудит Военная наука Иностранные языки Медицина Металлургия Метрология Образование Политология Производство Психология Стандартизация Технологии |
Соединяя друг с другом полувычитатели и полные вычитатели, получают устройства, называемые параллельными вычитателями.
На рис. 16.1 представлена структурная схема, полученная путем объединения одного полувычитателя и трех полных вычитателей. Это схема 4-разрядного параллельного вычитателя, который выполняет операцию вычитания двоичного числа В3В2В1В0 из двоичного числа А3А2А1А0. Обратите внимание, что верхний (на схеме) вычитатель (полувычитатель) осуществляет вычитание в разряде единиц (СМР). Выход В0 этого вычитателя связан с вычитателем разряда двоек. Вообще выход заема В0 каждого вычитателя связан со входом заема Вin вычитателя соседнего старшего разряда. Эти линии связи "следят" за заемами в процессе вычитания двоичных чисел.
Рис. 16.1. 4-разрядный параллельный вычитатель
Последовательный сумматор и его функциональная схема Последовательный сумматор должен преобразовывать последовательные коды слагаемых в последовательный код суммы этих слагаемых. Такие сумматоры обычно строятся на основе одноразрядного комбинационного сумматора, в котором для запоминания сигнала переноса используется D-триггер (рис. 12.6):
При последовательном суммировании разряды ai и bi слагаемых А и В, начиная с младших, поступают на входы одноразрядного комбинационного сумматора SM с выходов сдвигающих регистров. Значения разрядов суммы Si заносятся в освобождающиеся разряды одного из сдвигающих регистров. На вход pi сумматора SM поступает сигнал переноса, который был получен в предыдущем такте при суммировании ai - 1, bi - 1 и Pi - 1. Для запоминания сигнала переноса используется D-триггер. Очевидно, для сложения m разрядных чисел А и В используется m+1 такт (в последнем (m+1)-ом такте перенос из самого старшего разряда поступает на вход сумматора, где суммируется с нулевыми значениями цифр слагаемых). Поэтому такой сумматор обладает очень низким быстродействием. С целью ускорения процесса сложения используются параллельные сумматоры. Понятие счетчика, его назначение, типы счетчиков Счётчик числа импульсов — устройство, на выходах которого получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов. Счётчики могут строиться на T-триггерах. Основной параметр счётчика — модуль счёта — максимальное число единичных сигналов, которое может быть сосчитано счётчиком. Счётчики обозначают через СТ (от англ. counter). -Двоичные счетчики -Двоичные счетчики с параллельным переносом -Счетчики с последовательно-параллельным переносом Счётчики классифицируют: -по числу устойчивых состояний триггеров · на двоичных триггерах · на троичных триггерах · на n -ичных триггерах по модулю счёта: · двоично-десятичные (декада); · двоичные; · с произвольным постоянным модулем счёта; · с переменным модулем счёта; по направлению счёта: · суммирующие; · вычитающие; · реверсивные; по способу формирования внутренних связей: · с последовательным переносом; · с параллельным переносом; · с комбинированным переносом; кольцевые; по способу переключения триггера: · синхронные; · асинхронные;
|
Последнее изменение этой страницы: 2019-05-08; Просмотров: 244; Нарушение авторского права страницы