Архитектура Аудит Военная наука Иностранные языки Медицина Металлургия Метрология
Образование Политология Производство Психология Стандартизация Технологии


Структурная схема ячейки Б2ИК15 на базе ПЛИС



На рисунке 18 представлена структурная схема ячейки Б2ИК15 выполненная на базе ПЛИС.

Принцип работы схемы заключается в следующем. После отладки проекта принципиальной схемы ячейки в MAX+plus II загрузка конфигурации ПЛИС осуществляется с ЭВМ через загрузочный кабель ByteBlaster MV, который подключается к разъёму Х2. В случае предварительно запрограммированной микросхемы ПЗУ, при включении питания, загрузка ПЛИС может осуществляться от ПЗУ. Загрузочный кабель и ПЗУ подключаются соответствующим образом к определённым выводам ПЛИС. К остальным выводам ПЛИС использующимся как входы/выходы (I/O) подключаются сигналы с разъёма ячейки. Для обеспечения нагрузочной способности микросхемы ПЛИС, выходные сигналы с ПЛИС могут поступать на соответствующие элементы буферных усилителей, в качестве которых можно использовать любые логические элементы обеспечивающие повышенную нагрузочную способность.

Остальные ячейки устройства формирования и выдачи кодограмм текущего времени блока 34-071-04 создаются аналогичным образом, как и ячейка Б2ИК15.


Рисунок 18 - Структурная схема ячейки устройства формирования и выдачи кодограммы текущего времени на базе ПЛИС


Заключение

Результатом дипломного проекта явилась разработка проектов цифровых ячеек устройства формирования и выдачи кодограмм текущего времени блока 34-071-04, был показан порядок создания самого устройства в САПР MAX+plus II для их реализации на ПЛИС. Разработанный проект позволяет использовать программируемые логические интегральные схемы взамен устаревших цифровых элементов дискретной логики серий 130, 133, 136, 530 и т.д.

Результаты работы показали, что:

- разработка цифровых ячеек на ПЛИС отличается достаточно простыми этапами разработки, изменения (модернизации) и программирования (конфигурирования) микросхемы ПЛИС;

- проект каждой разрабатываемой ячейки, даже на ПЛИС не большой степени интеграции, занимает достаточно небольшое логическое пространство, что позволяет разместить в одном корпусе ПЛИС эквивалентное число дискретных цифровых элементов до нескольких сотен. Это позволяет реализовать на ПЛИС не одну, а несколько цифровых ячеек;

- изучение возможностей САПР MAX+plus II показывает, что можно создавать проекты для нескольких корпусов ПЛИС, тем самым реализовать достаточно сложные проекты цифровых блоков и даже систем;

- применение ПЛИС позволяет осуществлять изменение конфигурации системы цифровой обработки непосредственно в системе, без изменения печатного монтажа ячеек и соединений в шкафах;

- использование ПЛИС для реализации всех цифровых ячеек РЛС 55Ж6 позволит значительно сократить объём цифровой аппаратуры РЛС, её габариты, потребляемую мощность, общий вес РЛС, а соответственно и мобильность РЛС;

- использование ПЛИС как элементной базы разрабатываемых перспективных РЛС позволит избавиться от устаревшей элементной базы цифровых ИС, а также сократить время разработки цифровых систем, её отладки и введения доработок.


Перечень условных обозначений

АИ аппаратура имитации
АЦП аналого-цифровой преобразователь
АШП активная шумовая помеха
БИС большая интегральная микросхема
БЛА беспилотный летательный аппарат
БМК базовые матричные кристаллы
ВВС военно-воздушные силы
ВВСТ вооружение, военная и специальная техника
ВВТ вооружение и военная техника
ВКО воздушно космическая операция
ВНО воздушно наступательная операция
ВО воздушный объект
ВС вооружённые силы
ВТО высокоточное оружие
ГПМС глобальная программируемая матрица соединений
ЕСКД единая система конструкторской документации
ЕСТД единая система технической документации
ЗИП запасные инструменты и принадлежности
ЗУ запоминающее устройство
ИС интегральная схема
КМОП комплементарная логика на транзисторах металл-оксид- полупроводник
КР крылатая ракета
КРВБ крылатые ракеты воздушного базирования
КРМБ крылатые ракеты морского базирования
ЛБ логические блоки
ЛЭ логический элемент
МАУ массированный авиационный удар
МБР межконтинентальная баллистическая ракета
МЛБ матричных логических блоков
МО министерство обороны
НД начало дистанции
НИЦ научно-исследовательский центр
ПА палубная авиация
ПАП постановщик активных помех

 

ПВМ программируемые вентильные матрицы  
ПВО противовоздушная оборона
ПЗУ предварительное запоминающее устройство
ПК профессиональный компьютер
ПКМБ программируемые коммутируемые матричные блоки
ПЛИС программируемая логическая интегральная схема
ПНt признак наличия кода времени
ПНИ признак наличия информации
ПО програмное обеспечение
ПП пассивная помеха
ПРР противорадиолокационная ракета
ПУ пункт управления   ВВТ
ПЧ признак четверти
РЛИ радиолокационная информация
РЛС радиолокационная станция
РМП реконфигурируемые модули памяти
РТВ радиотехнические войска
РФ российская федерация
РЭА радиоэлектронная аппаратура
РЭП радиоэлектронное противодействие
РЭС радиоэлектронное средство
СА стратегическая авиация
САПР система автоматизированного проектирования
СБИС сверхбольшие интегральные микросхемы
СБИС ПЛ СБИС программируемой логики
СВКН средства воздушно-космического нападения
СВН средства воздушного нападения
СнК системы на кристалле
ТА тактическая авиация
ТВД театр военных действий
ТТЛ транзисторно-транзисторная логика
ТТХ тактико-технические характеристики
ТЭЗ типовых элементов замены
УФ и ВКТВ устройство формирования и выдачи кодограммы текущего времени
ЦОС цифровая обработка сигналов
ЧПУ числовое программное управление
ЭВМ электронно-вычислительная машина

Список используемой литературы


[1] Воздушно-космическая оборона. №1 2006 г. с. 27

[2] Воздушно-космическая оборона. №2 2006 г. с. 42

[3] Воздушно-космическая оборона. №6 2008 г. с. 66

[4] Шипулин С.Н. Настольная микросхемотехника - Мир ПК, 1993, N 8,

с. 43

[5] Степашко В.Б. ПЛИС фирмы ALTERA: проектирование устройств обработки сигналов - Додека, 2000.

[6] Интегральные микросхемы ТТЛ, ТТЛШ: Справочник / Аванесян Г.Р., Левшин В.П. – М.: Машиностроение, 1993.

[7] Цифровые интегральные схемы: Справочник / Мальцев П.П., Долидзе Н.С., Критенко М.И. и др. М.: Радио и связь, 1994. – 240 с.: ил.

[7] Система автоматизированного проектирования фирмы Altera Max+Plus II. Краткое описание и самоучитель / Комолов Д.А., Мяльк Р.А. – Радио Софт, 2002.

9 Попёхин Г.Ф. Пособие по дипломному проектированию. СПВВУРЭ, 2009.

10 Организация и выполнения ВКР и их оформление. Пономарёв В.В., Жендубаев Н.И., Гусева Т.А., Митюшов А.И., СПВВУРЭ, 2009.

11 Муромцев Ю. Л., Муромцев Д. Ю., Тюрин И. В. и др. Информационные технологии в проектировании радиоэлектронных средств: учебное пособие. — М.: Издательский центр " Академия", 2010.

12 Угрюмов Е. П. Глава 7. Программируемые логические матрицы, программируемая матричная логика, базовые матричные кристаллы / Цифровая схемотехника. Учебное пособие. Изд.2, БХВ-Петербург, 2004.

13 Основы построения РЛС РТВ. Под редакцией Бондаренко Б.Ф. – Киев: КВИРТУ ПВО, 1987.

 


Поделиться:



Популярное:

Последнее изменение этой страницы: 2017-03-03; Просмотров: 1239; Нарушение авторского права страницы


lektsia.com 2007 - 2024 год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! (0.016 с.)
Главная | Случайная страница | Обратная связь